Projet

Général

Profil

Wiki » Historique » Version 4

Jacques LAFFONT, 11/10/2017 15:09

1 1 Jacques LAFFONT
h1. Mise en œuvre
2
3
4
# Créer les comptes étudiants
5
> https://forge.clermont-universite.fr/account/register
6
7
# Activer le compte à partir du courriel reçu
8
9
# Se connecter à la forge
10
> https://forge.clermont-universite.fr/login
11
12
# (Enseignant) Ajouter les étudiants au projet
13
> https://forge.clermont-universite.fr/projects/polytech_soustraitance_bts_sn/settings/members
14
15 4 Jacques LAFFONT
h1. Installation de Proteus et des librairies versionnées
16
17
http://forge.clermont-universite.fr/projects/cao/wiki/Mise_en_place_et_premi%C3%A8re_configuration
18 1 Jacques LAFFONT
19
h1. Début de séance
20
21
# Mettre a jour les librairies
22
partage -> proteus -> svn mettre à jour
23
24
# Configurer Proteus
25
> https://forge.clermont-universite.fr/projects/cao/wiki/Mise_en_place_et_premi%C3%A8re_configuration#Configuration-de-Proteus
26
27
# Créer le projet
28
29
# l'importer sur le serveur
30
partage->cartes_2015-> projet -> tortoise svn add puis tortoise svn livrer 
31
Attention en pas livrer les fichiers backup et worksapce.
32 2 Jacques LAFFONT
33
h1. Règles usuelles
34
35 3 Jacques LAFFONT
# Les pages du schéma se lisent de gauche à droite et de bas en haut,
36
# Les alimentations positives seront placées vers le haut 
37
# La masse et les alimentations négatives vers le bas
38
# Les entrées sont à gauche les sorties à droite, les alimentations verticales
39
# Les symboles de masses seront dupliqués si necessaires
40
# Sur un symbole de composant, les broches sont disposées logiquement et regroupées par fonctionnalité. Il n'y a, généralement, aucune corrélation entre la position des broches sur le symbole et leur position physique.
41
# Toute alimentation aura un nom correspondant à sa tension préfixe ou postfixé de int si c'est l'alimentation du microcontrôleur et ext si c'est une alimentation externe
42
# Les résistances de tirages seront verticales
43
# Les capacités de découplages seront verticales
44
# Les structures schématiques seront cohérentes (amplification inverseur ...) 
45
# Les transistors seront orientés correctement :
46
# Un émetteur commun, transistor vertical, émetteur en bas
47
# Collecteur commun, transistor horizontal, émetteur côté tension de référence
48
# ...
49
# Les fils de liaison seront nommés et connectés entre eux par des terminaux (si nécessaire)
50
# Le nom doit correspondre à la fonction et non à la broche concernée :
51
# temp_analog_0 et non ra0
52
# Les informations de cartouches seront renseignées dans les propriétés du projet
53
# Les composants ayant des fonctions identiques seront alignés,
54
# Les capacités de découplages sont verticales et regroupées entre deux rails d'alimentation sur une partie spécifique du schéma.
55
# Nommer correctement les composants et les empreintes physiques
56
# Le nom doit correspondre à la fonction et permettre d'identifier le composant de façon unique :
57
# ADXL345, LM7805, TL082, ...
58
# Les broches non connectées ne doivent pas apparaitre sur le symbole d'un composant,
59
# Attention au nom de l'empreinte qui désigne un boitier et pas la fonction :
60
# SOIC8, DIP08, TO92 et non TL081 ou LM7805,
61
# L'isolation galvanique doit être matérialisée par une partition du schéma, des éléments graphiques peuvent être ajoutés (ligne discontinue de couleur) pour la mettre en évidence
62
# Les blocs ayant des fonctionnalités identiques ou proches sont regroupés 
63
# Pas de connexion sur les connecteurs sur la face de dessus.