P18AB12 Régulation haute fréquence » Historique » Version 1
Anonyme, 31/03/2021 10:20
1 | 1 | Anonyme | h1. Régulation haute fréquence |
---|---|---|---|
2 | !http://fim-auvergne.fr/images/ecoles/polytech.png! !https://pbs.twimg.com/profile_images/678882975602368512/nDh_CKC1.png! |
||
3 | |||
4 | Arnaud VOYER - Rémi OURLIAC |
||
5 | Client : Benoît ISSARTEL & François KERSULEC |
||
6 | Tuteur industriel : Pascal FICKINGER |
||
7 | Référent GE : Jacques LAFFONT |
||
8 | 30/01/2018 - 11/01/2019 |
||
9 | |||
10 | [[Résumé]] |
||
11 | [[Remerciements]] |
||
12 | [[Introduction]] |
||
13 | |||
14 | [[1. Description du projet]] |
||
15 | ---[[1.1. APOJEE groupe Punch PowerTrain]] |
||
16 | ---[[1.2. La problématique]] |
||
17 | ---[[1.3. Le cahier des charges]] |
||
18 | ---[[1.4. Les livrables]] |
||
19 | |||
20 | [[2. Organisation du projet]] |
||
21 | ---[[2.1. WBS]] |
||
22 | ---[[2.2. Gantt]] |
||
23 | |||
24 | [[3. Description technique]] |
||
25 | ---[[3.1. Structure du projet]] |
||
26 | ---[[3.2. Mise en place de la partie FPGA]] |
||
27 | ------[[3.2.1. Génération d’une PWM]] |
||
28 | ------[[3.2.2. Acquisition de la tension d’entrée]] |
||
29 | ------[[3.2.3. Le correcteur PID]] |
||
30 | ------[[3.2.4. Génération de la consigne sinusoïdale]] |
||
31 | ------[[3.2.5. Fréquence de régulation]] |
||
32 | |||
33 | ---[[3.3. Mise en place de la partie HPS et de l'IHM]] |
||
34 | ------[[3.3.1. Création du périphérique]] |
||
35 | ------[[3.3.2. Mise en place d’une IHM]] |
||
36 | ------[[3.3.3. Interfaçage du FPGA et l'IHM]] |
||
37 | |||
38 | ---[[4. Résultats]] |
||
39 | |||
40 | ---[[5. Pistes d'optimisation du système]] |
||
41 | |||
42 | [[Conclusion]] |
||
43 | |||
44 | Annexes |
||
45 | ---[[I. Schémas de la carte ADC]] |