Projet

Général

Profil

333 Interfaçage du FPGA et l'IHM » Historique » Version 1

Anonyme, 31/03/2021 10:33

1 1 Anonyme
h1. 3.3.3. Interfaçage du FPGA et l'IHM
2
3
L’interface développée précédemment envoie au HPS les différents coefficients.
4
5
Le HPS exécute un programme C qui permet de créer un socket et de réceptionner les données envoyées par l’IHM.
6
De plus, à l’aide de la fonctionnalité mmap le programme C transfère les données directement au FPGA grâce à une adresse « mémoire » déterminée lors de la création du périphérique sur Qsys avec un offset correspondant à l’adresse déterminée dans le bloc Interface et un autre offset du au système interne du cyclone V.
7
8
Ainsi grâce à ce programme C, l’IHM est connectée à la régulation implantée dans le FPGA via le HPS. 
9
10
______________________________________________________________________________________________________________________________________________________________
11
Page précédente : [[3.3.2.	Mise en place d’une IHM]]
12
Page suivante : [[4.         Résultats]]